fbpx
维基百科

网表

电子设计自动化中,网表(英語:netlist),或称连线表,是指用基础的逻辑门来描述数字电路连接情况的描述方式。由于逻辑门阵列有着连线表一样的排列外观,因此称之为“网表”。

网表通常传递了电路连接方面的信息,例如模块的实例、线网以及相关属性。如果需要包含更多的硬件信息,通常会使用硬件描述语言,例如VerilogVHDL或其他的专用语言来进行描述、验证仿真。高抽象层次(如寄存器传输级)的硬件描述可以通过逻辑综合转换为低抽象层次(逻辑门级)的电路连线网表,这一步骤目前可以使用自动化工具完成,这也大大降低了设计人员处理超大规模集成电路的繁琐程度。硬件厂商利用上述网表,可以制造具体的专用集成电路或其他电路。一些相对较小的电路也可以在现场可编程逻辑门阵列上实现。

根据不同的分类,网表可以是物理或逻辑的,也可以是基于实例或基于线网的,抑或是平面的或多层次的,等等。

网表, 本條目存在以下問題, 請協助改善本條目或在討論頁針對議題發表看法, 此條目需要擴充, 2018年4月16日, 请協助改善这篇條目, 更進一步的信息可能會在討論頁或扩充请求中找到, 请在擴充條目後將此模板移除, 此條目需要精通或熟悉相关主题的编者参与及协助编辑, 2018年4月16日, 請邀請適合的人士改善本条目, 更多的細節與詳情請參见討論頁, 此條目没有列出任何参考或来源, 2018年4月16日, 維基百科所有的內容都應該可供查證, 请协助補充可靠来源以改善这篇条目, 无法查证的內容可能會因為異議提出而移. 本條目存在以下問題 請協助改善本條目或在討論頁針對議題發表看法 此條目需要擴充 2018年4月16日 请協助改善这篇條目 更進一步的信息可能會在討論頁或扩充请求中找到 请在擴充條目後將此模板移除 此條目需要精通或熟悉相关主题的编者参与及协助编辑 2018年4月16日 請邀請適合的人士改善本条目 更多的細節與詳情請參见討論頁 此條目没有列出任何参考或来源 2018年4月16日 維基百科所有的內容都應該可供查證 请协助補充可靠来源以改善这篇条目 无法查证的內容可能會因為異議提出而移除 在电子设计自动化中 网表 英語 netlist 或称连线表 是指用基础的逻辑门来描述数字电路连接情况的描述方式 由于逻辑门阵列有着连线表一样的排列外观 因此称之为 网表 网表通常传递了电路连接方面的信息 例如模块的实例 线网以及相关属性 如果需要包含更多的硬件信息 通常会使用硬件描述语言 例如Verilog VHDL或其他的专用语言来进行描述 验证和仿真 高抽象层次 如寄存器传输级 的硬件描述可以通过逻辑综合转换为低抽象层次 逻辑门级 的电路连线网表 这一步骤目前可以使用自动化工具完成 这也大大降低了设计人员处理超大规模集成电路的繁琐程度 硬件厂商利用上述网表 可以制造具体的专用集成电路或其他电路 一些相对较小的电路也可以在现场可编程逻辑门阵列上实现 根据不同的分类 网表可以是物理或逻辑的 也可以是基于实例或基于线网的 抑或是平面的或多层次的 等等 取自 https zh wikipedia org w index php title 网表 amp oldid 49177641, 维基百科,wiki,书籍,书籍,图书馆,

文章

,阅读,下载,免费,免费下载,mp3,视频,mp4,3gp, jpg,jpeg,gif,png,图片,音乐,歌曲,电影,书籍,游戏,游戏。