fbpx
维基百科

动态时序验证

动态时序验证(英語:Dynamic timing verification)是指对专用集成电路的一种验证过程,它被用来检查电路是否能够以足够快的速率在指定的时钟频率下正常。将用于集成电路综合过程的设计文件进行仿真,动态时序验证得以进行。该过程与静态时序分析相对应,后者与动态时序验证有着相似的目标,但是它并不需要对集成电路的实际功能进行仿真。[1]

参考文献 编辑

  1. ^ "ASIC world: vol 10", page 13, October 2003

动态时序验证, 英語, dynamic, timing, verification, 是指对专用集成电路的一种验证过程, 它被用来检查电路是否能够以足够快的速率在指定的时钟频率下正常, 将用于集成电路综合过程的设计文件进行仿真, 得以进行, 该过程与静态时序分析相对应, 后者与有着相似的目标, 但是它并不需要对集成电路的实际功能进行仿真, 参考文献, 编辑, asic, world, page, october, 2003, 取自, https, wikipedia, index, title, oldid, 26. 动态时序验证 英語 Dynamic timing verification 是指对专用集成电路的一种验证过程 它被用来检查电路是否能够以足够快的速率在指定的时钟频率下正常 将用于集成电路综合过程的设计文件进行仿真 动态时序验证得以进行 该过程与静态时序分析相对应 后者与动态时序验证有着相似的目标 但是它并不需要对集成电路的实际功能进行仿真 1 参考文献 编辑 ASIC world vol 10 page 13 October 2003 取自 https zh wikipedia org w index php title 动态时序验证 amp oldid 26188682, 维基百科,wiki,书籍,书籍,图书馆,

文章

,阅读,下载,免费,免费下载,mp3,视频,mp4,3gp, jpg,jpeg,gif,png,图片,音乐,歌曲,电影,书籍,游戏,游戏。