fbpx
维基百科

電源電壓抑制比

在電子設備中, 電源抑制比(power supply rejection ratio, PSRR)是一個經常在電子放大器(特別是運算放大器 )或穩壓器的規格書出現的參數,用來描述某一設備對電源雜訊(來自電源的雜訊)的抑制能力。

電源抑制比的定義是電源電壓變化做成設備輸出的電壓相應變化的比例。[1][2]因為此比值一般較大,為方便使用,常以 分貝(dB)作為單位,理想的設備其PSRR是無限大。PSRR會隨頻率而改變,規格書一般會以圖表展示不同頻率下的PSRR,較簡單的方式會只標示某特定頻率下的PSRR作參考用。

在放大器的情況下,由於整個線路有閉環增益(Av),電源的雜訊(△Vsupply)會被放大而得出(△Vout),放大器本身的PSRR會是:

例如一個放大器PSRR = 100dB,應用在一個閉環增益 = 40dB的線路時,整體線路的PSRR就是:

.

如此,即當電源輸出電壓為1V時,其輸出的雜訊就是:

參見 编辑

參考 编辑

  1. ^ Allen, Phillip; Hpolberg, Douglas, CMOS Analog Circuit Design, Oxford University Press, Inc, cc 1987.
  2. ^ Franco, Design With Operational Amplifiers and Analog Integrated Circuits, McGraw-Hill, Inc, cc 1988.

外部連結 编辑

1.Operational Amplifier Power Supply Rejection Ratio (PSRR) and Supply Voltages by Analog Devices, Inc. Definition and measurement of PSRR. http://www.analog.com/static/imported-files/tutorials/MT-043.pdf (页面存档备份,存于互联网档案馆

2.Testing an A/D's power supply rejection ratio by Rob Reeder, Senior design engineer, Analog Devices Inc., Multi-Chip Products Group, Greensboro, N.C. http://www.commsdesign.com/design_corner/showArticle.jhtml?articleID=12804251 Archive.is的存檔,存档日期2013-01-19

電源電壓抑制比, 在電子設備中, 電源抑制比, power, supply, rejection, ratio, psrr, 是一個經常在電子放大器, 特別是運算放大器, 或穩壓器的規格書出現的參數, 用來描述某一設備對電源雜訊, 來自電源的雜訊, 的抑制能力, 電源抑制比的定義是電源電壓變化做成設備輸出的電壓相應變化的比例, 因為此比值一般較大, 為方便使用, 常以, 分貝, 作為單位, 理想的設備其psrr是無限大, psrr會隨頻率而改變, 規格書一般會以圖表展示不同頻率下的psrr, 較簡單的方式會只標示某. 在電子設備中 電源抑制比 power supply rejection ratio PSRR 是一個經常在電子放大器 特別是運算放大器 或穩壓器的規格書出現的參數 用來描述某一設備對電源雜訊 來自電源的雜訊 的抑制能力 電源抑制比的定義是電源電壓變化做成設備輸出的電壓相應變化的比例 1 2 因為此比值一般較大 為方便使用 常以 分貝 dB 作為單位 理想的設備其PSRR是無限大 PSRR會隨頻率而改變 規格書一般會以圖表展示不同頻率下的PSRR 較簡單的方式會只標示某特定頻率下的PSRR作參考用 P S R R d B 20 log 10 D V s u p p l y D V o u t dB displaystyle mathrm PSRR mathrm dB 20 log 10 left Delta V mathrm supply over Delta V mathrm out right mbox dB 在放大器的情況下 由於整個線路有閉環增益 Av 電源的雜訊 Vsupply 會被放大而得出 Vout 放大器本身的PSRR會是 P S R R d B 20 log 10 D V s u p p l y D V o u t A v dB displaystyle mathrm PSRR mathrm dB 20 log 10 left Delta V mathrm supply over Delta V mathrm out cdot A v right mbox dB 例如一個放大器PSRR 100dB 應用在一個閉環增益 40dB的線路時 整體線路的PSRR就是 100 d B 40 d B 60 d B displaystyle 100 mathrm dB 40 mathrm dB 60 mathrm dB 如此 即當電源輸出電壓為1V時 其輸出的雜訊就是 1 V 10 60 20 001 V 1 m V displaystyle 1 mathrm V cdot 10 frac 60 20 001 mathrm V 1 mathrm mV 參見 编辑放大器電路 運算放大器 穩壓器 雜訊參考 编辑 Allen Phillip Hpolberg Douglas CMOS Analog Circuit Design Oxford University Press Inc cc 1987 Franco Design With Operational Amplifiers and Analog Integrated Circuits McGraw Hill Inc cc 1988 nbsp 这是一篇電子學小作品 你可以通过编辑或修订扩充其内容 查论编外部連結 编辑1 Operational Amplifier Power Supply Rejection Ratio PSRR and Supply Voltages by Analog Devices Inc Definition and measurement of PSRR http www analog com static imported files tutorials MT 043 pdf 页面存档备份 存于互联网档案馆 2 Testing an A D s power supply rejection ratio by Rob Reeder Senior design engineer Analog Devices Inc Multi Chip Products Group Greensboro N C http www commsdesign com design corner showArticle jhtml articleID 12804251 Archive is的存檔 存档日期2013 01 19 取自 https zh wikipedia org w index php title 電源電壓抑制比 amp oldid 79089359, 维基百科,wiki,书籍,书籍,图书馆,

文章

,阅读,下载,免费,免费下载,mp3,视频,mp4,3gp, jpg,jpeg,gif,png,图片,音乐,歌曲,电影,书籍,游戏,游戏。