fbpx
维基百科

載入-儲存架構

載入-儲存架構(load–store architecture)是計算機工程中一種指令集架構,將指令分為二類:一類是電腦記憶體存取(在記憶體及寄存器中讀取或寫入資料),另一類是算術邏輯單元處理,只處理寄存器中的資料,結果也存入寄存器[1]:9-12

精简指令集计算机(RISC)指令架構(例如PowerPCSPARCRISC-VARM架構MIPS架構)都是載入-儲存架構[1]:9–12

以加法指令(Add)為例,載入-儲存架構中的加法資料來源及目標都一定是寄存器,這和暫存器記憶體架構英语Register memory architecture不同。例如X86用的复杂指令集,加法指令的二個來源中,有一個可以是記憶體,只有一個一定要是寄存器[1]:9–12

最早期使用載入-儲存架構的處理器是CDC 6600[1]:54–56。幾乎所有向量处理器(包括許多圖形處理器[2][需要較佳来源])也是使用載入-儲存架構[3]

相關條目

  • 載入-儲存單元英语Load–store unit
  • 暫存器記憶體架構英语Register memory architecture

參考資料

  1. ^ 1.0 1.1 1.2 1.3 Michael J. Flynn. Computer architecture: pipelined and parallel processor design. 1995. ISBN 0867202041. 
  2. ^ AMD GCN reference (PDF). [2020-11-03]. (原始内容 (PDF)于2021-04-27). 
  3. ^ Harvey G. Cragon. Memory systems and pipelined processors. 1996: 512–513. ISBN 0867204745. 

載入, 儲存架構, load, store, architecture, 是計算機工程中一種指令集架構, 將指令分為二類, 一類是電腦記憶體存取, 在記憶體及寄存器中讀取或寫入資料, 另一類是算術邏輯單元處理, 只處理寄存器中的資料, 結果也存入寄存器, 精简指令集计算机, risc, 指令架構, 例如powerpc, sparc, risc, arm架構和mips架構, 都是, 以加法指令, 為例, 中的加法資料來源及目標都一定是寄存器, 這和暫存器記憶體架構, 英语, register, memory, arc. 載入 儲存架構 load store architecture 是計算機工程中一種指令集架構 將指令分為二類 一類是電腦記憶體存取 在記憶體及寄存器中讀取或寫入資料 另一類是算術邏輯單元處理 只處理寄存器中的資料 結果也存入寄存器 1 9 12 精简指令集计算机 RISC 指令架構 例如PowerPC SPARC RISC V ARM架構和MIPS架構 都是載入 儲存架構 1 9 12 以加法指令 Add 為例 載入 儲存架構中的加法資料來源及目標都一定是寄存器 這和暫存器記憶體架構 英语 Register memory architecture 不同 例如X86用的复杂指令集 加法指令的二個來源中 有一個可以是記憶體 只有一個一定要是寄存器 1 9 12 最早期使用載入 儲存架構的處理器是CDC 6600 1 54 56 幾乎所有向量处理器 包括許多圖形處理器 2 需要較佳来源 也是使用載入 儲存架構 3 相關條目 编辑載入 儲存單元 英语 Load store unit 暫存器記憶體架構 英语 Register memory architecture 參考資料 编辑 1 0 1 1 1 2 1 3 Michael J Flynn Computer architecture pipelined and parallel processor design 1995 ISBN 0867202041 AMD GCN reference PDF 2020 11 03 原始内容存档 PDF 于2021 04 27 Harvey G Cragon Memory systems and pipelined processors 1996 512 513 ISBN 0867204745 取自 https zh wikipedia org w index php title 載入 儲存架構 amp oldid 69002675, 维基百科,wiki,书籍,书籍,图书馆,

文章

,阅读,下载,免费,免费下载,mp3,视频,mp4,3gp, jpg,jpeg,gif,png,图片,音乐,歌曲,电影,书籍,游戏,游戏。